haber

DAC, piyasalarda AI ve ML'nin rolünü araştırıyor

Moscone Center, San Francisco, DAC 25-28 Haziran’a ev sahipliği yapacak

OneSpin Çözümleri ve Austemper Tasarım Sistemleri Her ikisi de işlevsel güvenlik doğrulaması için araçları vurgulayacaktır. Austemper, eşzamanlı, karışık sinyal hata yayılımı için analog tasarımı destekleyen KaleidoScope alet takımı ile, kritik bir sistem geliştirmeye odaklanacaktır. Otomatik araç takımı sertifikasyon odaklı uygulamalar için güvenlik analizi, sentez ve doğrulama yeteneklerine sahiptir. ADAS'ta geniş ölçekli otomotiv tasarımları ve otonom sürüş için kullanılır. Eşzamanlı arıza simülasyonu, ASIL gerekliliklerine uymak için ISO 26262 tarafından önerilen simülasyonları içermektedir.

Şirket, kısa bir süre önce OneSpin standında sergilenecek bir tasarım ve doğrulama akışını birleştirerek fonksiyonel güvenlik uygulamaları için araç destekli bir metodoloji benimsemek üzere OneSpin Solutions ile ortaklık kurdu. Donanım güvenlik mekanizmaları çip tasarımlarına eklenir ve OneSpin Solutions'ın araçları donanım güvenlik mantığını resmen doğrular. Eşdeğerlik kontrolü, eklenen güvenlik mantığının normal işlevselliği etkilememesini ve hata tespiti analizinin, emniyet mekanizmalarının rastgele hatalar durumunda doğru şekilde gerçekleştirildiğini doğrulamasını sağlar.

OneSpin ayrıca, araç geliştirme süreçlerinde TÜV SÜD tarafından onaylandıktan sonra Araç Kalifikasyon kitini de tanıtıyor. Başlangıç ​​kiti, şirketin FPGA tasarım akışlarının uygulama hatalarını vermesini önleyen otomatik sıralı eşdeğerlik kontrolü olan şirketin 360 EC-FPGA EDA aleti için kullanılabilir. Kit, ISO 26262, IEC 61508 ve EN 50128 belgelidir.

FPGA analizleri

Hala FPGA tasarımı ile, Plunify Plunify Cloud platformu aracılığıyla bulutta Vivado tasarım paketi sunmak için Xilinx ile işbirliği yaptı. Tasarımcılar, lisanslar dahil olmak üzere Amazon Web Services (AWS) bulutunda bir Vivado projesi derlemek için 50c kadar az ödeme yapıyor.

Şirket ayrıca, buluttaki FPGA zamanlamasını optimize etmek için InTime zamanlama kapatma yazılımında geliştirmeler de sergileyecek (Şekil 1). InTime Optimizasyon Metodolojisi saat frekansını% 20 ila% 80 oranında artırabilir ve zamanlama gereksinimlerini haftada bir günler yerine makine öğrenmesiyle karşılayabilir. Yazılım ayrıca zamanlama kapanmasını ve optimizasyonu hızlandırır ve bulut üzerinden erişilebilir.

EFPGA teknolojisini tanıtmak, Achronix Yarıiletken IP uzmanıyla işbirliği yapıyor OYUNCULAR Verimi artırmak ve bellek deposunda tasarruf yapmak.

İki katılımcı, CAST’ın kayıpsız sıkıştırma IP'sinin veri merkezi ve mobil kenar veri aktarımı uygulamalarında kullanılmak üzere Achronix FPGA portföyüne nasıl taşındığını açıklayacak. Deflate, GZIP ve ZLIB için kayıpsız sıkıştırma standardının donanımsal uygulaması, sıkıştırma ve dekompresyon için kullanılan yazılım uygulamaları ile uyumludur ve düşük sıkıştırma ve düşük gecikme süresi ile 100Gbit / s verim sağlar ve Speedcore eFPGA teknolojisi ile birlikte büyük bir taşıma ve depolama sağlar. Düşük güç tüketiminde veri.

CAST, IP'sini Achronix’in FPGA'larına taşıdı

Enerji verimliliği

Güç yönetiminden bahsetmişken, başka bir katılımcı, Baumçip tasarımında enerji verimliliğini en az gelişmiş alan olarak tanımlar. Otomatik güç analizi ve modelleme aracı, otomotiv, IoT, mobil, ağ ve sunucu projeleri için tasarlanmıştır. PowerBaum 2.0 (Şekil 3), RTL ve netlist açıklamalarını alarak dinamik ve statik gücü destekler ve donanım emülasyonu ile güç analizi için destek ekler. Bu, şirketin, mühendislere gerçekçi yazılım senaryolarında güç hatalarını gidermelerini sağladığını söylüyor. Araç ayrıca, tasarımın enerji tüketimine olan etkilerini değerlendirmek için tasarımcıların belirttiği keyfi sıcaklıklarla analizi de destekler.

DAC'de şirket, güç modellemesi için PowerBaum ile entegre edilecek bir güç seviyesi motoru PowerWurzel'i de tanıtacak.

Şekil 3 Baum’un araçları enerji verimliliğini analiz ediyor

IC tasarımından bulut tabanlı SoC tasarım ve doğrulama araçları Metrik Simülasyon gereksinimlerini ve kaynaklarını yönetmek, her dakika onları yukarı veya aşağıya ayarlamak için tasarlanmış Bulut Simülatörü ve Doğrulama Yöneticisi'ni içerir. Şirket, Google Cloud'un sınırsız UVM uyumlu SystemVerilog simülasyon kapasitesine ve daha hızlı regresyon süreleri, azaltılmış gövde kod hataları ve öngörülebilir kod kapsamı için yerel, web tabanlı doğrulama yönetimi sağladığını iddia ediyor.

Katılımcıların yanı sıra, etkinlik teknik oturumları ve topikal alanlara hitap eden bir anahtar not programına ev sahipliği yapıyor. Bu yıl, örneğin, Cadence “Otomotiv Uygulamaları için İşlevsel Güvenlik ve Güvenilirlik” ve bir makine öğrenimi (Learning Makine Öğrenimi Bir Sonraki Seviyeye Konuşma Tanıma Performansı Alır) üzerine bir eğitim düzenleyecektir. Enstrümantal, Anna-Katrina Shedletsky'nin 25 Haziran Pazartesi günkü açılış konuşması, “İstihbaratın Otomatikleştirilmesi: Makine Öğrenimi ve Üretimin Geleceği” üzerine odaklanacak. Toplumsal destekli robotlar için ML ve AI'nın kullanılması (SAR) Perşembe günkü “Güneydoğu Üniversitesi, Augmenttasyon: Sosyal Yardımlı Robotoks ve İşin Geleceği Otomasyonu” nu sunan Maja Matarić'in açılış konuşmasıyla inceleniyor.

Bir diğer açılış konuşması, RISC-V’nin özel mimarlık setlerinden mimarları (ISA’lar) serbest mimarlar için bir araç olduğunu savunuyor. Google ve Kaliforniya Üniversitesi'nden David A Patterson, "Bilgisayar Mimarisi için Yeni Bir Altın Çağ: Etki Alanı Özel Hızlandırıcıları ve Açık RISC-V" ibaresini sunacak.

DAC'da bu yıl yeni bir alan, Tasarım Altyapısı Alley'dir. Inisiyatifi ESD İttifakı ve Dernek Yüksek Performanslı Bilgi İşlem Profesyonelleri için Elektronik sistemler ve bileşenlerin tasarımı için BT altyapısına adanmış bir alandır. Bulutun tasarlanması ve yönetilmesi için bilgi işlem ve depolama gereksinimlerinin yanı sıra, lisans yönetimini, grid bilgi işlem ve veri güvenliğini tartışan bir Design-on-the-Cloud pavyon tiyatrosu bulunmaktadır.